646 lines
36 KiB
C
646 lines
36 KiB
C
/* SPDX-License-Identifier: (GPL-2.0-only OR BSD-2-Clause) */
|
|
/*
|
|
* Copyright (c) 2024 Qualcomm Innovation Center, Inc. All rights reserved.
|
|
*/
|
|
|
|
#ifndef _DT_BINDINGS_PHY_QCOM_4NM_QMP_UNI_USB_H
|
|
#define _DT_BINDINGS_PHY_QCOM_4NM_QMP_UNI_USB_H
|
|
|
|
/* USB3 Uni PHY register offsets */
|
|
/* Module: USB3_UNI_PHY_QSERDES_COM_QSERDES_COM_PCIE_USB3_UNI_QMP_PLL */
|
|
#define QSERDES_COM_SSC_STEP_SIZE1_MODE1 (0x0 + 0x0)
|
|
#define QSERDES_COM_SSC_STEP_SIZE2_MODE1 (0x0 + 0x4)
|
|
#define QSERDES_COM_SSC_STEP_SIZE3_MODE1 (0x0 + 0x8)
|
|
#define QSERDES_COM_CLK_EP_DIV_MODE1 (0x0 + 0xc)
|
|
#define QSERDES_COM_CP_CTRL_MODE1 (0x0 + 0x10)
|
|
#define QSERDES_COM_PLL_RCTRL_MODE1 (0x0 + 0x14)
|
|
#define QSERDES_COM_PLL_CCTRL_MODE1 (0x0 + 0x18)
|
|
#define QSERDES_COM_CORECLK_DIV_MODE1 (0x0 + 0x1c)
|
|
#define QSERDES_COM_LOCK_CMP1_MODE1 (0x0 + 0x20)
|
|
#define QSERDES_COM_LOCK_CMP2_MODE1 (0x0 + 0x24)
|
|
#define QSERDES_COM_DEC_START_MODE1 (0x0 + 0x28)
|
|
#define QSERDES_COM_DEC_START_MSB_MODE1 (0x0 + 0x2c)
|
|
#define QSERDES_COM_DIV_FRAC_START1_MODE1 (0x0 + 0x30)
|
|
#define QSERDES_COM_DIV_FRAC_START2_MODE1 (0x0 + 0x34)
|
|
#define QSERDES_COM_DIV_FRAC_START3_MODE1 (0x0 + 0x38)
|
|
#define QSERDES_COM_HSCLK_SEL_1 (0x0 + 0x3c)
|
|
#define QSERDES_COM_INTEGLOOP_GAIN0_MODE1 (0x0 + 0x40)
|
|
#define QSERDES_COM_INTEGLOOP_GAIN1_MODE1 (0x0 + 0x44)
|
|
#define QSERDES_COM_VCO_TUNE1_MODE1 (0x0 + 0x48)
|
|
#define QSERDES_COM_VCO_TUNE2_MODE1 (0x0 + 0x4c)
|
|
#define QSERDES_COM_BIN_VCOCAL_CMP_CODE1_MODE1 (0x0 + 0x50)
|
|
#define QSERDES_COM_BIN_VCOCAL_CMP_CODE2_MODE1 (0x0 + 0x54)
|
|
#define QSERDES_COM_BIN_VCOCAL_CMP_CODE1_MODE0 (0x0 + 0x58)
|
|
#define QSERDES_COM_BIN_VCOCAL_CMP_CODE2_MODE0 (0x0 + 0x5c)
|
|
#define QSERDES_COM_SSC_STEP_SIZE1_MODE0 (0x0 + 0x60)
|
|
#define QSERDES_COM_SSC_STEP_SIZE2_MODE0 (0x0 + 0x64)
|
|
#define QSERDES_COM_SSC_STEP_SIZE3_MODE0 (0x0 + 0x68)
|
|
#define QSERDES_COM_CLK_EP_DIV_MODE0 (0x0 + 0x6c)
|
|
#define QSERDES_COM_CP_CTRL_MODE0 (0x0 + 0x70)
|
|
#define QSERDES_COM_PLL_RCTRL_MODE0 (0x0 + 0x74)
|
|
#define QSERDES_COM_PLL_CCTRL_MODE0 (0x0 + 0x78)
|
|
#define QSERDES_COM_CORECLK_DIV_MODE0 (0x0 + 0x7c)
|
|
#define QSERDES_COM_LOCK_CMP1_MODE0 (0x0 + 0x80)
|
|
#define QSERDES_COM_LOCK_CMP2_MODE0 (0x0 + 0x84)
|
|
#define QSERDES_COM_DEC_START_MODE0 (0x0 + 0x88)
|
|
#define QSERDES_COM_DEC_START_MSB_MODE0 (0x0 + 0x8c)
|
|
#define QSERDES_COM_DIV_FRAC_START1_MODE0 (0x0 + 0x90)
|
|
#define QSERDES_COM_DIV_FRAC_START2_MODE0 (0x0 + 0x94)
|
|
#define QSERDES_COM_DIV_FRAC_START3_MODE0 (0x0 + 0x98)
|
|
#define QSERDES_COM_HSCLK_HS_SWITCH_SEL_1 (0x0 + 0x9c)
|
|
#define QSERDES_COM_INTEGLOOP_GAIN0_MODE0 (0x0 + 0xa0)
|
|
#define QSERDES_COM_INTEGLOOP_GAIN1_MODE0 (0x0 + 0xa4)
|
|
#define QSERDES_COM_VCO_TUNE1_MODE0 (0x0 + 0xa8)
|
|
#define QSERDES_COM_VCO_TUNE2_MODE0 (0x0 + 0xac)
|
|
#define QSERDES_COM_ATB_SEL1 (0x0 + 0xb0)
|
|
#define QSERDES_COM_ATB_SEL2 (0x0 + 0xb4)
|
|
#define QSERDES_COM_FREQ_UPDATE (0x0 + 0xb8)
|
|
#define QSERDES_COM_BG_TIMER (0x0 + 0xbc)
|
|
#define QSERDES_COM_SSC_EN_CENTER (0x0 + 0xc0)
|
|
#define QSERDES_COM_SSC_ADJ_PER1 (0x0 + 0xc4)
|
|
#define QSERDES_COM_SSC_ADJ_PER2 (0x0 + 0xc8)
|
|
#define QSERDES_COM_SSC_PER1 (0x0 + 0xcc)
|
|
#define QSERDES_COM_SSC_PER2 (0x0 + 0xd0)
|
|
#define QSERDES_COM_POST_DIV (0x0 + 0xd4)
|
|
#define QSERDES_COM_POST_DIV_MUX (0x0 + 0xd8)
|
|
#define QSERDES_COM_BIAS_EN_CLKBUFLR_EN (0x0 + 0xdc)
|
|
#define QSERDES_COM_CLK_ENABLE1 (0x0 + 0xe0)
|
|
#define QSERDES_COM_SYS_CLK_CTRL (0x0 + 0xe4)
|
|
#define QSERDES_COM_SYSCLK_BUF_ENABLE (0x0 + 0xe8)
|
|
#define QSERDES_COM_PLL_EN (0x0 + 0xec)
|
|
#define QSERDES_COM_DEBUG_BUS_OVRD (0x0 + 0xf0)
|
|
#define QSERDES_COM_PLL_IVCO (0x0 + 0xf4)
|
|
#define QSERDES_COM_PLL_IVCO_MODE1 (0x0 + 0xf8)
|
|
#define QSERDES_COM_CMN_IETRIM (0x0 + 0xfc)
|
|
#define QSERDES_COM_CMN_IPTRIM (0x0 + 0x100)
|
|
#define QSERDES_COM_EP_CLOCK_DETECT_CTRL (0x0 + 0x104)
|
|
#define QSERDES_COM_PLL_CNTRL (0x0 + 0x108)
|
|
#define QSERDES_COM_BIAS_EN_CTRL_BY_PSM (0x0 + 0x10c)
|
|
#define QSERDES_COM_SYSCLK_EN_SEL (0x0 + 0x110)
|
|
#define QSERDES_COM_CML_SYSCLK_SEL (0x0 + 0x114)
|
|
#define QSERDES_COM_RESETSM_CNTRL (0x0 + 0x118)
|
|
#define QSERDES_COM_RESETSM_CNTRL2 (0x0 + 0x11c)
|
|
#define QSERDES_COM_LOCK_CMP_EN (0x0 + 0x120)
|
|
#define QSERDES_COM_LOCK_CMP_CFG (0x0 + 0x124)
|
|
#define QSERDES_COM_INTEGLOOP_INITVAL (0x0 + 0x128)
|
|
#define QSERDES_COM_INTEGLOOP_EN (0x0 + 0x12c)
|
|
#define QSERDES_COM_INTEGLOOP_P_PATH_GAIN0 (0x0 + 0x130)
|
|
#define QSERDES_COM_INTEGLOOP_P_PATH_GAIN1 (0x0 + 0x134)
|
|
#define QSERDES_COM_VCOCAL_DEADMAN_CTRL (0x0 + 0x138)
|
|
#define QSERDES_COM_VCO_TUNE_CTRL (0x0 + 0x13c)
|
|
#define QSERDES_COM_VCO_TUNE_MAP (0x0 + 0x140)
|
|
#define QSERDES_COM_VCO_TUNE_INITVAL1 (0x0 + 0x144)
|
|
#define QSERDES_COM_VCO_TUNE_INITVAL2 (0x0 + 0x148)
|
|
#define QSERDES_COM_VCO_TUNE_MINVAL1 (0x0 + 0x14c)
|
|
#define QSERDES_COM_VCO_TUNE_MINVAL2 (0x0 + 0x150)
|
|
#define QSERDES_COM_VCO_TUNE_MAXVAL1 (0x0 + 0x154)
|
|
#define QSERDES_COM_VCO_TUNE_MAXVAL2 (0x0 + 0x158)
|
|
#define QSERDES_COM_VCO_TUNE_TIMER1 (0x0 + 0x15c)
|
|
#define QSERDES_COM_VCO_TUNE_TIMER2 (0x0 + 0x160)
|
|
#define QSERDES_COM_CLK_SELECT (0x0 + 0x164)
|
|
#define QSERDES_COM_PLL_ANALOG (0x0 + 0x168)
|
|
#define QSERDES_COM_SW_RESET (0x0 + 0x16c)
|
|
#define QSERDES_COM_CORE_CLK_EN (0x0 + 0x170)
|
|
#define QSERDES_COM_CMN_CONFIG_1 (0x0 + 0x174)
|
|
#define QSERDES_COM_CMN_RATE_OVERRIDE (0x0 + 0x178)
|
|
#define QSERDES_COM_SVS_MODE_CLK_SEL (0x0 + 0x17c)
|
|
#define QSERDES_COM_DEBUG_BUS_SEL (0x0 + 0x180)
|
|
#define QSERDES_COM_CMN_MISC1 (0x0 + 0x184)
|
|
#define QSERDES_COM_CMN_MODE (0x0 + 0x188)
|
|
#define QSERDES_COM_CMN_MODE_CONTD (0x0 + 0x18c)
|
|
#define QSERDES_COM_CMN_MODE_CONTD1 (0x0 + 0x190)
|
|
#define QSERDES_COM_CMN_MODE_CONTD2 (0x0 + 0x194)
|
|
#define QSERDES_COM_VCO_DC_LEVEL_CTRL (0x0 + 0x198)
|
|
#define QSERDES_COM_BIN_VCOCAL_HSCLK_SEL_1 (0x0 + 0x19c)
|
|
#define QSERDES_COM_ADDITIONAL_CTRL_1 (0x0 + 0x1a0)
|
|
#define QSERDES_COM_AUTO_GAIN_ADJ_CTRL_1 (0x0 + 0x1a4)
|
|
#define QSERDES_COM_AUTO_GAIN_ADJ_CTRL_2 (0x0 + 0x1a8)
|
|
#define QSERDES_COM_AUTO_GAIN_ADJ_CTRL_3 (0x0 + 0x1ac)
|
|
#define QSERDES_COM_AUTO_GAIN_ADJ_CTRL_4 (0x0 + 0x1b0)
|
|
#define QSERDES_COM_ADDITIONAL_MISC (0x0 + 0x1b4)
|
|
#define QSERDES_COM_ADDITIONAL_MISC_2 (0x0 + 0x1b8)
|
|
#define QSERDES_COM_ADDITIONAL_MISC_3 (0x0 + 0x1bc)
|
|
#define QSERDES_COM_ADDITIONAL_MISC_4 (0x0 + 0x1c0)
|
|
#define QSERDES_COM_ADDITIONAL_MISC_5 (0x0 + 0x1c4)
|
|
#define QSERDES_COM_MODE_OPERATION_STATUS (0x0 + 0x1c8)
|
|
#define QSERDES_COM_SYSCLK_DET_COMP_STATUS (0x0 + 0x1cc)
|
|
#define QSERDES_COM_CMN_STATUS (0x0 + 0x1d0)
|
|
#define QSERDES_COM_RESET_SM_STATUS (0x0 + 0x1d4)
|
|
#define QSERDES_COM_RESTRIM_CODE_STATUS (0x0 + 0x1d8)
|
|
#define QSERDES_COM_PLLCAL_CODE1_STATUS (0x0 + 0x1dc)
|
|
#define QSERDES_COM_PLLCAL_CODE2_STATUS (0x0 + 0x1e0)
|
|
#define QSERDES_COM_INTEGLOOP_BINCODE_STATUS (0x0 + 0x1e4)
|
|
#define QSERDES_COM_DEBUG_BUS0 (0x0 + 0x1e8)
|
|
#define QSERDES_COM_DEBUG_BUS1 (0x0 + 0x1ec)
|
|
#define QSERDES_COM_DEBUG_BUS2 (0x0 + 0x1f0)
|
|
#define QSERDES_COM_DEBUG_BUS3 (0x0 + 0x1f4)
|
|
#define QSERDES_COM_C_READY_STATUS (0x0 + 0x1f8)
|
|
#define QSERDES_COM_READ_DUMMY_1 (0x0 + 0x1fc)
|
|
|
|
/* Module: USB3_UNI_PHY_PCIE_USB3_UNI_PCS_PCIE_USB3_UNI_PCS_PCIE_USB3_UNI_PCS */
|
|
#define PCIE_USB3_UNI_PCS_SW_RESET (0x200 + 0x0)
|
|
#define PCIE_USB3_UNI_PCS_REVISION_ID0 (0x200 + 0x4)
|
|
#define PCIE_USB3_UNI_PCS_REVISION_ID1 (0x200 + 0x8)
|
|
#define PCIE_USB3_UNI_PCS_REVISION_ID2 (0x200 + 0xc)
|
|
#define PCIE_USB3_UNI_PCS_REVISION_ID3 (0x200 + 0x10)
|
|
#define PCIE_USB3_UNI_PCS_PCS_STATUS1 (0x200 + 0x14)
|
|
#define PCIE_USB3_UNI_PCS_PCS_STATUS2 (0x200 + 0x18)
|
|
#define PCIE_USB3_UNI_PCS_PCS_STATUS3 (0x200 + 0x1c)
|
|
#define PCIE_USB3_UNI_PCS_PCS_STATUS4 (0x200 + 0x20)
|
|
#define PCIE_USB3_UNI_PCS_PCS_STATUS5 (0x200 + 0x24)
|
|
#define PCIE_USB3_UNI_PCS_PCS_STATUS6 (0x200 + 0x28)
|
|
#define PCIE_USB3_UNI_PCS_PCS_STATUS7 (0x200 + 0x2c)
|
|
#define PCIE_USB3_UNI_PCS_DEBUG_BUS_0_STATUS (0x200 + 0x30)
|
|
#define PCIE_USB3_UNI_PCS_DEBUG_BUS_1_STATUS (0x200 + 0x34)
|
|
#define PCIE_USB3_UNI_PCS_DEBUG_BUS_2_STATUS (0x200 + 0x38)
|
|
#define PCIE_USB3_UNI_PCS_DEBUG_BUS_3_STATUS (0x200 + 0x3c)
|
|
#define PCIE_USB3_UNI_PCS_POWER_DOWN_CONTROL (0x200 + 0x40)
|
|
#define PCIE_USB3_UNI_PCS_START_CONTROL (0x200 + 0x44)
|
|
#define PCIE_USB3_UNI_PCS_INSIG_SW_CTRL1 (0x200 + 0x48)
|
|
#define PCIE_USB3_UNI_PCS_INSIG_SW_CTRL2 (0x200 + 0x4c)
|
|
#define PCIE_USB3_UNI_PCS_INSIG_SW_CTRL3 (0x200 + 0x50)
|
|
#define PCIE_USB3_UNI_PCS_INSIG_SW_CTRL4 (0x200 + 0x54)
|
|
#define PCIE_USB3_UNI_PCS_INSIG_SW_CTRL5 (0x200 + 0x58)
|
|
#define PCIE_USB3_UNI_PCS_INSIG_SW_CTRL6 (0x200 + 0x5c)
|
|
#define PCIE_USB3_UNI_PCS_INSIG_SW_CTRL7 (0x200 + 0x60)
|
|
#define PCIE_USB3_UNI_PCS_INSIG_SW_CTRL8 (0x200 + 0x64)
|
|
#define PCIE_USB3_UNI_PCS_INSIG_MX_CTRL1 (0x200 + 0x68)
|
|
#define PCIE_USB3_UNI_PCS_INSIG_MX_CTRL2 (0x200 + 0x6c)
|
|
#define PCIE_USB3_UNI_PCS_INSIG_MX_CTRL3 (0x200 + 0x70)
|
|
#define PCIE_USB3_UNI_PCS_INSIG_MX_CTRL4 (0x200 + 0x74)
|
|
#define PCIE_USB3_UNI_PCS_INSIG_MX_CTRL5 (0x200 + 0x78)
|
|
#define PCIE_USB3_UNI_PCS_INSIG_MX_CTRL7 (0x200 + 0x7c)
|
|
#define PCIE_USB3_UNI_PCS_INSIG_MX_CTRL8 (0x200 + 0x80)
|
|
#define PCIE_USB3_UNI_PCS_OUTSIG_SW_CTRL1 (0x200 + 0x84)
|
|
#define PCIE_USB3_UNI_PCS_OUTSIG_MX_CTRL1 (0x200 + 0x88)
|
|
#define PCIE_USB3_UNI_PCS_CLAMP_ENABLE (0x200 + 0x8c)
|
|
#define PCIE_USB3_UNI_PCS_POWER_STATE_CONFIG1 (0x200 + 0x90)
|
|
#define PCIE_USB3_UNI_PCS_POWER_STATE_CONFIG2 (0x200 + 0x94)
|
|
#define PCIE_USB3_UNI_PCS_FLL_CNTRL1 (0x200 + 0x98)
|
|
#define PCIE_USB3_UNI_PCS_FLL_CNTRL2 (0x200 + 0x9c)
|
|
#define PCIE_USB3_UNI_PCS_FLL_CNT_VAL_L (0x200 + 0xa0)
|
|
#define PCIE_USB3_UNI_PCS_FLL_CNT_VAL_H_TOL (0x200 + 0xa4)
|
|
#define PCIE_USB3_UNI_PCS_FLL_MAN_CODE (0x200 + 0xa8)
|
|
#define PCIE_USB3_UNI_PCS_TEST_CONTROL1 (0x200 + 0xac)
|
|
#define PCIE_USB3_UNI_PCS_TEST_CONTROL2 (0x200 + 0xb0)
|
|
#define PCIE_USB3_UNI_PCS_TEST_CONTROL3 (0x200 + 0xb4)
|
|
#define PCIE_USB3_UNI_PCS_TEST_CONTROL4 (0x200 + 0xb8)
|
|
#define PCIE_USB3_UNI_PCS_TEST_CONTROL5 (0x200 + 0xbc)
|
|
#define PCIE_USB3_UNI_PCS_TEST_CONTROL6 (0x200 + 0xc0)
|
|
#define PCIE_USB3_UNI_PCS_LOCK_DETECT_CONFIG1 (0x200 + 0xc4)
|
|
#define PCIE_USB3_UNI_PCS_LOCK_DETECT_CONFIG2 (0x200 + 0xc8)
|
|
#define PCIE_USB3_UNI_PCS_LOCK_DETECT_CONFIG3 (0x200 + 0xcc)
|
|
#define PCIE_USB3_UNI_PCS_LOCK_DETECT_CONFIG4 (0x200 + 0xd0)
|
|
#define PCIE_USB3_UNI_PCS_LOCK_DETECT_CONFIG5 (0x200 + 0xd4)
|
|
#define PCIE_USB3_UNI_PCS_LOCK_DETECT_CONFIG6 (0x200 + 0xd8)
|
|
#define PCIE_USB3_UNI_PCS_REFGEN_REQ_CONFIG1 (0x200 + 0xdc)
|
|
#define PCIE_USB3_UNI_PCS_REFGEN_REQ_CONFIG2 (0x200 + 0xe0)
|
|
#define PCIE_USB3_UNI_PCS_REFGEN_REQ_CONFIG3 (0x200 + 0xe4)
|
|
#define PCIE_USB3_UNI_PCS_BIST_CTRL (0x200 + 0xe8)
|
|
#define PCIE_USB3_UNI_PCS_PRBS_POLY0 (0x200 + 0xec)
|
|
#define PCIE_USB3_UNI_PCS_PRBS_POLY1 (0x200 + 0xf0)
|
|
#define PCIE_USB3_UNI_PCS_FIXED_PAT0 (0x200 + 0xf4)
|
|
#define PCIE_USB3_UNI_PCS_FIXED_PAT1 (0x200 + 0xf8)
|
|
#define PCIE_USB3_UNI_PCS_FIXED_PAT2 (0x200 + 0xfc)
|
|
#define PCIE_USB3_UNI_PCS_FIXED_PAT3 (0x200 + 0x100)
|
|
#define PCIE_USB3_UNI_PCS_FIXED_PAT4 (0x200 + 0x104)
|
|
#define PCIE_USB3_UNI_PCS_FIXED_PAT5 (0x200 + 0x108)
|
|
#define PCIE_USB3_UNI_PCS_FIXED_PAT6 (0x200 + 0x10c)
|
|
#define PCIE_USB3_UNI_PCS_FIXED_PAT7 (0x200 + 0x110)
|
|
#define PCIE_USB3_UNI_PCS_FIXED_PAT8 (0x200 + 0x114)
|
|
#define PCIE_USB3_UNI_PCS_FIXED_PAT9 (0x200 + 0x118)
|
|
#define PCIE_USB3_UNI_PCS_FIXED_PAT10 (0x200 + 0x11c)
|
|
#define PCIE_USB3_UNI_PCS_FIXED_PAT11 (0x200 + 0x120)
|
|
#define PCIE_USB3_UNI_PCS_FIXED_PAT12 (0x200 + 0x124)
|
|
#define PCIE_USB3_UNI_PCS_FIXED_PAT13 (0x200 + 0x128)
|
|
#define PCIE_USB3_UNI_PCS_FIXED_PAT14 (0x200 + 0x12c)
|
|
#define PCIE_USB3_UNI_PCS_FIXED_PAT15 (0x200 + 0x130)
|
|
#define PCIE_USB3_UNI_PCS_TXMGN_CONFIG (0x200 + 0x134)
|
|
#define PCIE_USB3_UNI_PCS_G12S1_TXMGN_V0 (0x200 + 0x138)
|
|
#define PCIE_USB3_UNI_PCS_G12S1_TXMGN_V1 (0x200 + 0x13c)
|
|
#define PCIE_USB3_UNI_PCS_G12S1_TXMGN_V2 (0x200 + 0x140)
|
|
#define PCIE_USB3_UNI_PCS_G12S1_TXMGN_V3 (0x200 + 0x144)
|
|
#define PCIE_USB3_UNI_PCS_G12S1_TXMGN_V4 (0x200 + 0x148)
|
|
#define PCIE_USB3_UNI_PCS_G12S1_TXMGN_V0_RS (0x200 + 0x14c)
|
|
#define PCIE_USB3_UNI_PCS_G12S1_TXMGN_V1_RS (0x200 + 0x150)
|
|
#define PCIE_USB3_UNI_PCS_G12S1_TXMGN_V2_RS (0x200 + 0x154)
|
|
#define PCIE_USB3_UNI_PCS_G12S1_TXMGN_V3_RS (0x200 + 0x158)
|
|
#define PCIE_USB3_UNI_PCS_G12S1_TXMGN_V4_RS (0x200 + 0x15c)
|
|
#define PCIE_USB3_UNI_PCS_G3S2_TXMGN_MAIN (0x200 + 0x160)
|
|
#define PCIE_USB3_UNI_PCS_G3S2_TXMGN_MAIN_RS (0x200 + 0x164)
|
|
#define PCIE_USB3_UNI_PCS_G12S1_TXDEEMPH_M6DB (0x200 + 0x168)
|
|
#define PCIE_USB3_UNI_PCS_G12S1_TXDEEMPH_M3P5DB (0x200 + 0x16c)
|
|
#define PCIE_USB3_UNI_PCS_G3S2_PRE_GAIN (0x200 + 0x170)
|
|
#define PCIE_USB3_UNI_PCS_G3S2_POST_GAIN (0x200 + 0x174)
|
|
#define PCIE_USB3_UNI_PCS_G3S2_PRE_POST_OFFSET (0x200 + 0x178)
|
|
#define PCIE_USB3_UNI_PCS_G3S2_PRE_GAIN_RS (0x200 + 0x17c)
|
|
#define PCIE_USB3_UNI_PCS_G3S2_POST_GAIN_RS (0x200 + 0x180)
|
|
#define PCIE_USB3_UNI_PCS_G3S2_PRE_POST_OFFSET_RS (0x200 + 0x184)
|
|
#define PCIE_USB3_UNI_PCS_RX_SIGDET_LVL (0x200 + 0x188)
|
|
#define PCIE_USB3_UNI_PCS_RX_SIGDET_DTCT_CNTRL (0x200 + 0x18c)
|
|
#define PCIE_USB3_UNI_PCS_RCVR_DTCT_DLY_P1U2_L (0x200 + 0x190)
|
|
#define PCIE_USB3_UNI_PCS_RCVR_DTCT_DLY_P1U2_H (0x200 + 0x194)
|
|
#define PCIE_USB3_UNI_PCS_RATE_SLEW_CNTRL1 (0x200 + 0x198)
|
|
#define PCIE_USB3_UNI_PCS_RATE_SLEW_CNTRL2 (0x200 + 0x19c)
|
|
#define PCIE_USB3_UNI_PCS_PWRUP_RESET_DLY_TIME_AUXCLK (0x200 + 0x1a0)
|
|
#define PCIE_USB3_UNI_PCS_P2U3_WAKEUP_DLY_TIME_AUXCLK_L (0x200 + 0x1a4)
|
|
#define PCIE_USB3_UNI_PCS_P2U3_WAKEUP_DLY_TIME_AUXCLK_H (0x200 + 0x1a8)
|
|
#define PCIE_USB3_UNI_PCS_TSYNC_RSYNC_TIME (0x200 + 0x1ac)
|
|
#define PCIE_USB3_UNI_PCS_CDR_RESET_TIME (0x200 + 0x1b0)
|
|
#define PCIE_USB3_UNI_PCS_TSYNC_DLY_TIME (0x200 + 0x1b4)
|
|
#define PCIE_USB3_UNI_PCS_ELECIDLE_DLY_SEL (0x200 + 0x1b8)
|
|
#define PCIE_USB3_UNI_PCS_CMN_ACK_OUT_SEL (0x200 + 0x1bc)
|
|
#define PCIE_USB3_UNI_PCS_ALIGN_DETECT_CONFIG1 (0x200 + 0x1c0)
|
|
#define PCIE_USB3_UNI_PCS_ALIGN_DETECT_CONFIG2 (0x200 + 0x1c4)
|
|
#define PCIE_USB3_UNI_PCS_ALIGN_DETECT_CONFIG3 (0x200 + 0x1c8)
|
|
#define PCIE_USB3_UNI_PCS_ALIGN_DETECT_CONFIG4 (0x200 + 0x1cc)
|
|
#define PCIE_USB3_UNI_PCS_PCS_TX_RX_CONFIG (0x200 + 0x1d0)
|
|
#define PCIE_USB3_UNI_PCS_RX_IDLE_DTCT_CNTRL (0x200 + 0x1d4)
|
|
#define PCIE_USB3_UNI_PCS_RX_DCC_CAL_CONFIG (0x200 + 0x1d8)
|
|
#define PCIE_USB3_UNI_PCS_EQ_CONFIG1 (0x200 + 0x1dc)
|
|
#define PCIE_USB3_UNI_PCS_EQ_CONFIG2 (0x200 + 0x1e0)
|
|
#define PCIE_USB3_UNI_PCS_EQ_CONFIG3 (0x200 + 0x1e4)
|
|
#define PCIE_USB3_UNI_PCS_EQ_CONFIG4 (0x200 + 0x1e8)
|
|
#define PCIE_USB3_UNI_PCS_EQ_CONFIG5 (0x200 + 0x1ec)
|
|
|
|
/* Module: USB3_UNI_PHY_PCIE_USB3_UNI_PCS_PCIE_PCIE_USB3_UNI_PCS_PCIE_PCIE_USB3_UNI_PCS_PCIE */
|
|
#define PCIE_USB3_UNI_PCS_PCIE_INT_AUX_CLK_STATUS (0x600 + 0x0)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_OSC_DTCT_STATUS (0x600 + 0x4)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_POWER_STATE_CONFIG1 (0x600 + 0x8)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_POWER_STATE_CONFIG2 (0x600 + 0xc)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_POWER_STATE_CONFIG3 (0x600 + 0x10)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_POWER_STATE_CONFIG4 (0x600 + 0x14)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_POWER_STATE_CONFIG5 (0x600 + 0x18)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_PCS_TX_RX_CONFIG (0x600 + 0x1c)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_ENDPOINT_REFCLK_DRIVE (0x600 + 0x20)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_ENDPOINT_REFCLK_CNTRL (0x600 + 0x24)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_EPCLK_PRE_PLL_LOCK_DLY_AUXCLK (0x600 + 0x28)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_EPCLK_DLY_COUNT_VAL_L (0x600 + 0x2c)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_EPCLK_DLY_COUNT_VAL_H (0x600 + 0x30)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_RX_IDLE_DTCT_CNTRL1 (0x600 + 0x34)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_RX_IDLE_DTCT_CNTRL2 (0x600 + 0x38)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_SIGDET_CNTRL (0x600 + 0x3c)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_SIGDET_LOW_2_IDLE_TIME (0x600 + 0x40)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_L1P1_WAKEUP_DLY_TIME_AUXCLK_L (0x600 + 0x44)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_L1P1_WAKEUP_DLY_TIME_AUXCLK_H (0x600 + 0x48)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_L1P2_WAKEUP_DLY_TIME_AUXCLK_L (0x600 + 0x4c)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_L1P2_WAKEUP_DLY_TIME_AUXCLK_H (0x600 + 0x50)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_INT_AUX_CLK_CONFIG1 (0x600 + 0x54)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_INT_AUX_CLK_CONFIG2 (0x600 + 0x58)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_OSC_DTCT_CONFIG1 (0x600 + 0x5c)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_OSC_DTCT_CONFIG2 (0x600 + 0x60)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_OSC_DTCT_CONFIG3 (0x600 + 0x64)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_OSC_DTCT_CONFIG4 (0x600 + 0x68)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_OSC_DTCT_CONFIG5 (0x600 + 0x6c)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_OSC_DTCT_CONFIG6 (0x600 + 0x70)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_OSC_DTCT_CONFIG7 (0x600 + 0x74)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_OSC_DTCT_MODE2_CONFIG1 (0x600 + 0x78)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_OSC_DTCT_MODE2_CONFIG2 (0x600 + 0x7c)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_OSC_DTCT_MODE2_CONFIG3 (0x600 + 0x80)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_OSC_DTCT_MODE2_CONFIG4 (0x600 + 0x84)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_OSC_DTCT_MODE2_CONFIG5 (0x600 + 0x88)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_OSC_DTCT_MODE2_CONFIG6 (0x600 + 0x8c)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_OSC_DTCT_MODE2_CONFIG7 (0x600 + 0x90)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_OSC_DTCT_ACTIONS (0x600 + 0x94)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_LOCAL_FS (0x600 + 0x98)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_LOCAL_LF (0x600 + 0x9c)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_LOCAL_FS_RS (0x600 + 0xa0)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_EQ_CONFIG1 (0x600 + 0xa4)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_EQ_CONFIG2 (0x600 + 0xa8)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_PRESET_P0_P1_PRE (0x600 + 0xac)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_PRESET_P2_P3_PRE (0x600 + 0xb0)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_PRESET_P4_P5_PRE (0x600 + 0xb4)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_PRESET_P6_P7_PRE (0x600 + 0xb8)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_PRESET_P8_P9_PRE (0x600 + 0xbc)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_PRESET_P10_PRE (0x600 + 0xc0)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_PRESET_P1_P3_PRE_RS (0x600 + 0xc4)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_PRESET_P4_P5_PRE_RS (0x600 + 0xc8)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_PRESET_P6_P9_PRE_RS (0x600 + 0xcc)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_PRESET_P0_P1_POST (0x600 + 0xd0)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_PRESET_P2_P3_POST (0x600 + 0xd4)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_PRESET_P4_P5_POST (0x600 + 0xd8)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_PRESET_P6_P7_POST (0x600 + 0xdc)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_PRESET_P8_P9_POST (0x600 + 0xe0)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_PRESET_P10_POST (0x600 + 0xe4)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_PRESET_P1_P3_POST_RS (0x600 + 0xe8)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_PRESET_P4_P5_POST_RS (0x600 + 0xec)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_PRESET_P6_P9_POST_RS (0x600 + 0xf0)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_RXEQEVAL_TIME (0x600 + 0xf4)
|
|
|
|
/* Module:
|
|
* USB3_UNI_PHY_PCIE_USB3_UNI_PCS_INTGEN_PCIE_USB3_UNI_PCS_INTGEN_PCIE_USB3_UNI_PCS_DEBUG_INTGEN
|
|
*/
|
|
#define PCIE_USB3_UNI_PCS_INTGEN_INTGEN_STATUS1 (0x800 + 0x0)
|
|
#define PCIE_USB3_UNI_PCS_INTGEN_INTGEN_STATUS2 (0x800 + 0x4)
|
|
#define PCIE_USB3_UNI_PCS_INTGEN_CONFIG1 (0x800 + 0x8)
|
|
#define PCIE_USB3_UNI_PCS_INTGEN_SIGNALBLK1_CONFIG1 (0x800 + 0xc)
|
|
#define PCIE_USB3_UNI_PCS_INTGEN_SIGNALBLK1_CONFIG2 (0x800 + 0x10)
|
|
#define PCIE_USB3_UNI_PCS_INTGEN_SIGNALBLK1_CONFIG3 (0x800 + 0x14)
|
|
#define PCIE_USB3_UNI_PCS_INTGEN_SIGNALBLK1_CONFIG4 (0x800 + 0x18)
|
|
#define PCIE_USB3_UNI_PCS_INTGEN_SIGNALBLK1_CONFIG5 (0x800 + 0x1c)
|
|
#define PCIE_USB3_UNI_PCS_INTGEN_SIGNALBLK2_CONFIG1 (0x800 + 0x20)
|
|
#define PCIE_USB3_UNI_PCS_INTGEN_SIGNALBLK2_CONFIG2 (0x800 + 0x24)
|
|
#define PCIE_USB3_UNI_PCS_INTGEN_SIGNALBLK2_CONFIG3 (0x800 + 0x28)
|
|
#define PCIE_USB3_UNI_PCS_INTGEN_SIGNALBLK2_CONFIG4 (0x800 + 0x2c)
|
|
#define PCIE_USB3_UNI_PCS_INTGEN_SIGNALBLK2_CONFIG5 (0x800 + 0x30)
|
|
#define PCIE_USB3_UNI_PCS_INTGEN_STRINGBLK1_CONFIG1 (0x800 + 0x34)
|
|
#define PCIE_USB3_UNI_PCS_INTGEN_STRINGBLK1_CONFIG2 (0x800 + 0x38)
|
|
#define PCIE_USB3_UNI_PCS_INTGEN_STRINGBLK1_CONFIG3 (0x800 + 0x3c)
|
|
#define PCIE_USB3_UNI_PCS_INTGEN_STRINGBLK1_CONFIG4 (0x800 + 0x40)
|
|
#define PCIE_USB3_UNI_PCS_INTGEN_STRINGBLK1_CONFIG5 (0x800 + 0x44)
|
|
#define PCIE_USB3_UNI_PCS_INTGEN_STRINGBLK2_CONFIG1 (0x800 + 0x48)
|
|
#define PCIE_USB3_UNI_PCS_INTGEN_STRINGBLK2_CONFIG2 (0x800 + 0x4c)
|
|
#define PCIE_USB3_UNI_PCS_INTGEN_STRINGBLK2_CONFIG3 (0x800 + 0x50)
|
|
#define PCIE_USB3_UNI_PCS_INTGEN_STRINGBLK2_CONFIG4 (0x800 + 0x54)
|
|
#define PCIE_USB3_UNI_PCS_INTGEN_STRINGBLK2_CONFIG5 (0x800 + 0x58)
|
|
|
|
/* Module: USB3_UNI_PHY_PCIE_USB3_UNI_PCS_LN_PCIE_USB3_UNI_PCS_LN_PCIE_USB3_UNI_PCS_LANE */
|
|
#define PCIE_USB3_UNI_PCS_LN_PCS_STATUS1 (0xa00 + 0x0)
|
|
#define PCIE_USB3_UNI_PCS_LN_PCS_STATUS2 (0xa00 + 0x4)
|
|
#define PCIE_USB3_UNI_PCS_LN_PCS_STATUS2_CLEAR (0xa00 + 0x8)
|
|
#define PCIE_USB3_UNI_PCS_LN_PCS_STATUS3 (0xa00 + 0xc)
|
|
#define PCIE_USB3_UNI_PCS_LN_BIST_CHK_ERR_CNT_L_STATUS (0xa00 + 0x10)
|
|
#define PCIE_USB3_UNI_PCS_LN_BIST_CHK_ERR_CNT_H_STATUS (0xa00 + 0x14)
|
|
#define PCIE_USB3_UNI_PCS_LN_BIST_CHK_STATUS (0xa00 + 0x18)
|
|
#define PCIE_USB3_UNI_PCS_LN_INSIG_SW_CTRL1 (0xa00 + 0x1c)
|
|
#define PCIE_USB3_UNI_PCS_LN_INSIG_MX_CTRL1 (0xa00 + 0x20)
|
|
#define PCIE_USB3_UNI_PCS_LN_OUTSIG_SW_CTRL1 (0xa00 + 0x24)
|
|
#define PCIE_USB3_UNI_PCS_LN_OUTSIG_MX_CTRL1 (0xa00 + 0x28)
|
|
#define PCIE_USB3_UNI_PCS_LN_TEST_CONTROL1 (0xa00 + 0x2c)
|
|
#define PCIE_USB3_UNI_PCS_LN_BIST_CTRL (0xa00 + 0x30)
|
|
#define PCIE_USB3_UNI_PCS_LN_PRBS_SEED0 (0xa00 + 0x34)
|
|
#define PCIE_USB3_UNI_PCS_LN_PRBS_SEED1 (0xa00 + 0x38)
|
|
#define PCIE_USB3_UNI_PCS_LN_FIXED_PAT_CTRL (0xa00 + 0x3c)
|
|
#define PCIE_USB3_UNI_PCS_LN_EQ_CONFIG (0xa00 + 0x40)
|
|
#define PCIE_USB3_UNI_PCS_LN_TEST_CONTROL2 (0xa00 + 0x44)
|
|
#define PCIE_USB3_UNI_PCS_LN_TEST_CONTROL3 (0xa00 + 0x48)
|
|
|
|
/* Module:
|
|
* USB3_UNI_PHY_PCIE_USB3_UNI_PCS_PCIE_LN_PCIE_USB3_UNI_PCS_PCIE_LN_PCIE_USB3_UNI_PCS_PCIE_LANE
|
|
*/
|
|
#define PCIE_USB3_UNI_PCS_PCIE_LN_PRESET_OVERRIDE_PRE_POST (0xc00 + 0x0)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_LN_PRESET_OVERRIDE_PRE_POST_RS (0xc00 + 0x4)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_LN_PRESET_OVERRIDE_EN (0xc00 + 0x8)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_LN_PRESET_DSBL_L (0xc00 + 0xc)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_LN_PRESET_DSBL_H (0xc00 + 0x10)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_LN_LANE_OFF_CONFIG (0xc00 + 0x14)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_LN_RXEQ_DONE_CONFIG1 (0xc00 + 0x18)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_LN_RXEQ_DONE_CONFIG2 (0xc00 + 0x1c)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_LN_PCIE_PCS_STATUS (0xc00 + 0x20)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_LN_INSIG_SW_CTRL2 (0xc00 + 0x24)
|
|
#define PCIE_USB3_UNI_PCS_PCIE_LN_INSIG_MX_CTRL2 (0xc00 + 0x28)
|
|
|
|
/* Module: USB3_UNI_PHY_QSERDES_TX_QSERDES_TX_PCIE_USB3_UNI_QMP_TX */
|
|
#define QSERDES_TX_BIST_MODE_LANENO (0xe00 + 0x0)
|
|
#define QSERDES_TX_BIST_INVERT (0xe00 + 0x4)
|
|
#define QSERDES_TX_CLKBUF_ENABLE (0xe00 + 0x8)
|
|
#define QSERDES_TX_TX_EMP_POST1_LVL (0xe00 + 0xc)
|
|
#define QSERDES_TX_TX_IDLE_LVL_LARGE_AMP (0xe00 + 0x10)
|
|
#define QSERDES_TX_TX_DRV_LVL (0xe00 + 0x14)
|
|
#define QSERDES_TX_TX_DRV_LVL_OFFSET (0xe00 + 0x18)
|
|
#define QSERDES_TX_RESET_TSYNC_EN (0xe00 + 0x1c)
|
|
#define QSERDES_TX_PRE_STALL_LDO_BOOST_EN (0xe00 + 0x20)
|
|
#define QSERDES_TX_TX_BAND (0xe00 + 0x24)
|
|
#define QSERDES_TX_SLEW_CNTL (0xe00 + 0x28)
|
|
#define QSERDES_TX_INTERFACE_SELECT (0xe00 + 0x2c)
|
|
#define QSERDES_TX_LPB_EN (0xe00 + 0x30)
|
|
#define QSERDES_TX_RES_CODE_LANE_TX (0xe00 + 0x34)
|
|
#define QSERDES_TX_RES_CODE_LANE_RX (0xe00 + 0x38)
|
|
#define QSERDES_TX_RES_CODE_LANE_OFFSET_TX (0xe00 + 0x3c)
|
|
#define QSERDES_TX_RES_CODE_LANE_OFFSET_RX (0xe00 + 0x40)
|
|
#define QSERDES_TX_PERL_LENGTH1 (0xe00 + 0x44)
|
|
#define QSERDES_TX_PERL_LENGTH2 (0xe00 + 0x48)
|
|
#define QSERDES_TX_SERDES_BYP_EN_OUT (0xe00 + 0x4c)
|
|
#define QSERDES_TX_DEBUG_BUS_SEL (0xe00 + 0x50)
|
|
#define QSERDES_TX_TRANSCEIVER_BIAS_EN (0xe00 + 0x54)
|
|
#define QSERDES_TX_HIGHZ_DRVR_EN (0xe00 + 0x58)
|
|
#define QSERDES_TX_TX_POL_INV (0xe00 + 0x5c)
|
|
#define QSERDES_TX_PARRATE_REC_DETECT_IDLE_EN (0xe00 + 0x60)
|
|
#define QSERDES_TX_BIST_PATTERN1 (0xe00 + 0x64)
|
|
#define QSERDES_TX_BIST_PATTERN2 (0xe00 + 0x68)
|
|
#define QSERDES_TX_BIST_PATTERN3 (0xe00 + 0x6c)
|
|
#define QSERDES_TX_BIST_PATTERN4 (0xe00 + 0x70)
|
|
#define QSERDES_TX_BIST_PATTERN5 (0xe00 + 0x74)
|
|
#define QSERDES_TX_BIST_PATTERN6 (0xe00 + 0x78)
|
|
#define QSERDES_TX_BIST_PATTERN7 (0xe00 + 0x7c)
|
|
#define QSERDES_TX_BIST_PATTERN8 (0xe00 + 0x80)
|
|
#define QSERDES_TX_LANE_MODE_1 (0xe00 + 0x84)
|
|
#define QSERDES_TX_LANE_MODE_2 (0xe00 + 0x88)
|
|
#define QSERDES_TX_LANE_MODE_3 (0xe00 + 0x8c)
|
|
#define QSERDES_TX_LANE_MODE_4 (0xe00 + 0x90)
|
|
#define QSERDES_TX_LANE_MODE_5 (0xe00 + 0x94)
|
|
#define QSERDES_TX_ATB_SEL1 (0xe00 + 0x98)
|
|
#define QSERDES_TX_ATB_SEL2 (0xe00 + 0x9c)
|
|
#define QSERDES_TX_RCV_DETECT_LVL (0xe00 + 0xa0)
|
|
#define QSERDES_TX_RCV_DETECT_LVL_2 (0xe00 + 0xa4)
|
|
#define QSERDES_TX_PRBS_SEED1 (0xe00 + 0xa8)
|
|
#define QSERDES_TX_PRBS_SEED2 (0xe00 + 0xac)
|
|
#define QSERDES_TX_PRBS_SEED3 (0xe00 + 0xb0)
|
|
#define QSERDES_TX_PRBS_SEED4 (0xe00 + 0xb4)
|
|
#define QSERDES_TX_RESET_GEN (0xe00 + 0xb8)
|
|
#define QSERDES_TX_RESET_GEN_MUXES (0xe00 + 0xbc)
|
|
#define QSERDES_TX_TRAN_DRVR_EMP_EN (0xe00 + 0xc0)
|
|
#define QSERDES_TX_TX_INTERFACE_MODE (0xe00 + 0xc4)
|
|
#define QSERDES_TX_VMODE_CTRL1 (0xe00 + 0xc8)
|
|
#define QSERDES_TX_ALOG_OBSV_BUS_CTRL_1 (0xe00 + 0xcc)
|
|
#define QSERDES_TX_BIST_STATUS (0xe00 + 0xd0)
|
|
#define QSERDES_TX_BIST_ERROR_COUNT1 (0xe00 + 0xd4)
|
|
#define QSERDES_TX_BIST_ERROR_COUNT2 (0xe00 + 0xd8)
|
|
#define QSERDES_TX_ALOG_OBSV_BUS_STATUS_1 (0xe00 + 0xdc)
|
|
#define QSERDES_TX_LANE_DIG_CONFIG (0xe00 + 0xe0)
|
|
#define QSERDES_TX_PI_QEC_CTRL (0xe00 + 0xe4)
|
|
#define QSERDES_TX_PRE_EMPH (0xe00 + 0xe8)
|
|
#define QSERDES_TX_SW_RESET (0xe00 + 0xec)
|
|
#define QSERDES_TX_DCC_OFFSET (0xe00 + 0xf0)
|
|
#define QSERDES_TX_DCC_CMUX_POSTCAL_OFFSET (0xe00 + 0xf4)
|
|
#define QSERDES_TX_DCC_CMUX_CAL_CTRL1 (0xe00 + 0xf8)
|
|
#define QSERDES_TX_DCC_CMUX_CAL_CTRL2 (0xe00 + 0xfc)
|
|
#define QSERDES_TX_DIG_BKUP_CTRL (0xe00 + 0x100)
|
|
#define QSERDES_TX_DEBUG_BUS0 (0xe00 + 0x104)
|
|
#define QSERDES_TX_DEBUG_BUS1 (0xe00 + 0x108)
|
|
#define QSERDES_TX_DEBUG_BUS2 (0xe00 + 0x10c)
|
|
#define QSERDES_TX_DEBUG_BUS3 (0xe00 + 0x110)
|
|
#define QSERDES_TX_READ_EQCODE (0xe00 + 0x114)
|
|
#define QSERDES_TX_READ_OFFSETCODE (0xe00 + 0x118)
|
|
#define QSERDES_TX_IA_ERROR_COUNTER_LOW (0xe00 + 0x11c)
|
|
#define QSERDES_TX_IA_ERROR_COUNTER_HIGH (0xe00 + 0x120)
|
|
#define QSERDES_TX_VGA_READ_CODE (0xe00 + 0x124)
|
|
#define QSERDES_TX_VTH_READ_CODE (0xe00 + 0x128)
|
|
#define QSERDES_TX_DFE_TAP1_READ_CODE (0xe00 + 0x12c)
|
|
#define QSERDES_TX_DFE_TAP2_READ_CODE (0xe00 + 0x130)
|
|
#define QSERDES_TX_IDAC_STATUS_I (0xe00 + 0x134)
|
|
#define QSERDES_TX_IDAC_STATUS_IBAR (0xe00 + 0x138)
|
|
#define QSERDES_TX_IDAC_STATUS_Q (0xe00 + 0x13c)
|
|
#define QSERDES_TX_IDAC_STATUS_QBAR (0xe00 + 0x140)
|
|
#define QSERDES_TX_IDAC_STATUS_A (0xe00 + 0x144)
|
|
#define QSERDES_TX_IDAC_STATUS_ABAR (0xe00 + 0x148)
|
|
#define QSERDES_TX_IDAC_STATUS_SM_ON (0xe00 + 0x14c)
|
|
#define QSERDES_TX_IDAC_STATUS_CAL_DONE (0xe00 + 0x150)
|
|
#define QSERDES_TX_IDAC_STATUS_SIGNERROR (0xe00 + 0x154)
|
|
#define QSERDES_TX_DCC_CAL_STATUS (0xe00 + 0x158)
|
|
#define QSERDES_TX_DCC_READ_CODE_STATUS (0xe00 + 0x15c)
|
|
#define QSERDES_TX_SIGDET_CAL_ENGINE_STATUS (0xe00 + 0x160)
|
|
#define QSERDES_TX_AC_JTAG_OUTP_OUTN_STATUS (0xe00 + 0x164)
|
|
|
|
/* Module: USB3_UNI_PHY_QSERDES_RX_QSERDES_RX_PCIE_USB3_UNI_QMP_RX */
|
|
#define QSERDES_RX_UCDR_FO_GAIN_HALF (0x1000 + 0x0)
|
|
#define QSERDES_RX_UCDR_FO_GAIN_QUARTER (0x1000 + 0x4)
|
|
#define QSERDES_RX_UCDR_FO_GAIN (0x1000 + 0x8)
|
|
#define QSERDES_RX_UCDR_SO_GAIN_HALF (0x1000 + 0xc)
|
|
#define QSERDES_RX_UCDR_SO_GAIN_QUARTER (0x1000 + 0x10)
|
|
#define QSERDES_RX_UCDR_SO_GAIN (0x1000 + 0x14)
|
|
#define QSERDES_RX_UCDR_SVS_FO_GAIN_HALF (0x1000 + 0x18)
|
|
#define QSERDES_RX_UCDR_SVS_FO_GAIN_QUARTER (0x1000 + 0x1c)
|
|
#define QSERDES_RX_UCDR_SVS_FO_GAIN (0x1000 + 0x20)
|
|
#define QSERDES_RX_UCDR_SVS_SO_GAIN_HALF (0x1000 + 0x24)
|
|
#define QSERDES_RX_UCDR_SVS_SO_GAIN_QUARTER (0x1000 + 0x28)
|
|
#define QSERDES_RX_UCDR_SVS_SO_GAIN (0x1000 + 0x2c)
|
|
#define QSERDES_RX_UCDR_FASTLOCK_FO_GAIN (0x1000 + 0x30)
|
|
#define QSERDES_RX_UCDR_SO_SATURATION_AND_ENABLE (0x1000 + 0x34)
|
|
#define QSERDES_RX_UCDR_FO_TO_SO_DELAY (0x1000 + 0x38)
|
|
#define QSERDES_RX_UCDR_FASTLOCK_COUNT_LOW (0x1000 + 0x3c)
|
|
#define QSERDES_RX_UCDR_FASTLOCK_COUNT_HIGH (0x1000 + 0x40)
|
|
#define QSERDES_RX_UCDR_PI_CONTROLS (0x1000 + 0x44)
|
|
#define QSERDES_RX_UCDR_PI_CTRL2 (0x1000 + 0x48)
|
|
#define QSERDES_RX_UCDR_SB2_THRESH1 (0x1000 + 0x4c)
|
|
#define QSERDES_RX_UCDR_SB2_THRESH2 (0x1000 + 0x50)
|
|
#define QSERDES_RX_UCDR_SB2_GAIN1 (0x1000 + 0x54)
|
|
#define QSERDES_RX_UCDR_SB2_GAIN2 (0x1000 + 0x58)
|
|
#define QSERDES_RX_AUX_CONTROL (0x1000 + 0x5c)
|
|
#define QSERDES_RX_AUX_DATA_TCOARSE_TFINE (0x1000 + 0x60)
|
|
#define QSERDES_RX_RCLK_AUXDATA_SEL (0x1000 + 0x64)
|
|
#define QSERDES_RX_AC_JTAG_ENABLE (0x1000 + 0x68)
|
|
#define QSERDES_RX_AC_JTAG_INITP (0x1000 + 0x6c)
|
|
#define QSERDES_RX_AC_JTAG_INITN (0x1000 + 0x70)
|
|
#define QSERDES_RX_AC_JTAG_LVL (0x1000 + 0x74)
|
|
#define QSERDES_RX_AC_JTAG_MODE (0x1000 + 0x78)
|
|
#define QSERDES_RX_AC_JTAG_RESET (0x1000 + 0x7c)
|
|
#define QSERDES_RX_RX_TERM_BW (0x1000 + 0x80)
|
|
#define QSERDES_RX_RX_RCVR_IQ_EN (0x1000 + 0x84)
|
|
#define QSERDES_RX_RX_IDAC_I_DC_OFFSETS (0x1000 + 0x88)
|
|
#define QSERDES_RX_RX_IDAC_IBAR_DC_OFFSETS (0x1000 + 0x8c)
|
|
#define QSERDES_RX_RX_IDAC_Q_DC_OFFSETS (0x1000 + 0x90)
|
|
#define QSERDES_RX_RX_IDAC_QBAR_DC_OFFSETS (0x1000 + 0x94)
|
|
#define QSERDES_RX_RX_IDAC_A_DC_OFFSETS (0x1000 + 0x98)
|
|
#define QSERDES_RX_RX_IDAC_ABAR_DC_OFFSETS (0x1000 + 0x9c)
|
|
#define QSERDES_RX_RX_IDAC_EN (0x1000 + 0xa0)
|
|
#define QSERDES_RX_RX_IDAC_ENABLES (0x1000 + 0xa4)
|
|
#define QSERDES_RX_RX_IDAC_SIGN (0x1000 + 0xa8)
|
|
#define QSERDES_RX_RX_HIGHZ_HIGHRATE (0x1000 + 0xac)
|
|
#define QSERDES_RX_RX_TERM_AC_BYPASS_DC_COUPLE_OFFSET (0x1000 + 0xb0)
|
|
#define QSERDES_RX_DFE_1 (0x1000 + 0xb4)
|
|
#define QSERDES_RX_DFE_2 (0x1000 + 0xb8)
|
|
#define QSERDES_RX_DFE_3 (0x1000 + 0xbc)
|
|
#define QSERDES_RX_DFE_4 (0x1000 + 0xc0)
|
|
#define QSERDES_RX_TX_ADAPT_PRE_THRESH1 (0x1000 + 0xc4)
|
|
#define QSERDES_RX_TX_ADAPT_PRE_THRESH2 (0x1000 + 0xc8)
|
|
#define QSERDES_RX_TX_ADAPT_POST_THRESH (0x1000 + 0xcc)
|
|
#define QSERDES_RX_TX_ADAPT_MAIN_THRESH (0x1000 + 0xd0)
|
|
#define QSERDES_RX_VGA_CAL_CNTRL1 (0x1000 + 0xd4)
|
|
#define QSERDES_RX_VGA_CAL_CNTRL2 (0x1000 + 0xd8)
|
|
#define QSERDES_RX_GM_CAL (0x1000 + 0xdc)
|
|
#define QSERDES_RX_RX_VGA_GAIN2_LSB (0x1000 + 0xe0)
|
|
#define QSERDES_RX_RX_VGA_GAIN2_MSB (0x1000 + 0xe4)
|
|
#define QSERDES_RX_RX_EQU_ADAPTOR_CNTRL1 (0x1000 + 0xe8)
|
|
#define QSERDES_RX_RX_EQU_ADAPTOR_CNTRL2 (0x1000 + 0xec)
|
|
#define QSERDES_RX_RX_EQU_ADAPTOR_CNTRL3 (0x1000 + 0xf0)
|
|
#define QSERDES_RX_RX_EQU_ADAPTOR_CNTRL4 (0x1000 + 0xf4)
|
|
#define QSERDES_RX_RX_IDAC_TSETTLE_LOW (0x1000 + 0xf8)
|
|
#define QSERDES_RX_RX_IDAC_TSETTLE_HIGH (0x1000 + 0xfc)
|
|
#define QSERDES_RX_RX_IDAC_MEASURE_TIME (0x1000 + 0x100)
|
|
#define QSERDES_RX_RX_IDAC_ACCUMULATOR (0x1000 + 0x104)
|
|
#define QSERDES_RX_RX_EQ_OFFSET_LSB (0x1000 + 0x108)
|
|
#define QSERDES_RX_RX_EQ_OFFSET_MSB (0x1000 + 0x10c)
|
|
#define QSERDES_RX_RX_EQ_OFFSET_ADAPTOR_CNTRL1 (0x1000 + 0x110)
|
|
#define QSERDES_RX_RX_OFFSET_ADAPTOR_CNTRL2 (0x1000 + 0x114)
|
|
#define QSERDES_RX_SIGDET_ENABLES (0x1000 + 0x118)
|
|
#define QSERDES_RX_SIGDET_CNTRL (0x1000 + 0x11c)
|
|
#define QSERDES_RX_SIGDET_LVL (0x1000 + 0x120)
|
|
#define QSERDES_RX_SIGDET_DEGLITCH_CNTRL (0x1000 + 0x124)
|
|
#define QSERDES_RX_RX_BAND (0x1000 + 0x128)
|
|
#define QSERDES_RX_CDR_FREEZE_UP_DN (0x1000 + 0x12c)
|
|
#define QSERDES_RX_CDR_RESET_OVERRIDE (0x1000 + 0x130)
|
|
#define QSERDES_RX_RX_INTERFACE_MODE (0x1000 + 0x134)
|
|
#define QSERDES_RX_JITTER_GEN_MODE (0x1000 + 0x138)
|
|
#define QSERDES_RX_SJ_AMP1 (0x1000 + 0x13c)
|
|
#define QSERDES_RX_SJ_AMP2 (0x1000 + 0x140)
|
|
#define QSERDES_RX_SJ_PER1 (0x1000 + 0x144)
|
|
#define QSERDES_RX_SJ_PER2 (0x1000 + 0x148)
|
|
#define QSERDES_RX_PPM_OFFSET1 (0x1000 + 0x14c)
|
|
#define QSERDES_RX_PPM_OFFSET2 (0x1000 + 0x150)
|
|
#define QSERDES_RX_SIGN_PPM_PERIOD1 (0x1000 + 0x154)
|
|
#define QSERDES_RX_SIGN_PPM_PERIOD2 (0x1000 + 0x158)
|
|
#define QSERDES_RX_RX_MODE_00_LOW (0x1000 + 0x15c)
|
|
#define QSERDES_RX_RX_MODE_00_HIGH (0x1000 + 0x160)
|
|
#define QSERDES_RX_RX_MODE_00_HIGH2 (0x1000 + 0x164)
|
|
#define QSERDES_RX_RX_MODE_00_HIGH3 (0x1000 + 0x168)
|
|
#define QSERDES_RX_RX_MODE_00_HIGH4 (0x1000 + 0x16c)
|
|
#define QSERDES_RX_RX_MODE_01_LOW (0x1000 + 0x170)
|
|
#define QSERDES_RX_RX_MODE_01_HIGH (0x1000 + 0x174)
|
|
#define QSERDES_RX_RX_MODE_01_HIGH2 (0x1000 + 0x178)
|
|
#define QSERDES_RX_RX_MODE_01_HIGH3 (0x1000 + 0x17c)
|
|
#define QSERDES_RX_RX_MODE_01_HIGH4 (0x1000 + 0x180)
|
|
#define QSERDES_RX_RX_MODE_10_LOW (0x1000 + 0x184)
|
|
#define QSERDES_RX_RX_MODE_10_HIGH (0x1000 + 0x188)
|
|
#define QSERDES_RX_RX_MODE_10_HIGH2 (0x1000 + 0x18c)
|
|
#define QSERDES_RX_RX_MODE_10_HIGH3 (0x1000 + 0x190)
|
|
#define QSERDES_RX_RX_MODE_10_HIGH4 (0x1000 + 0x194)
|
|
#define QSERDES_RX_PHPRE_CTRL (0x1000 + 0x198)
|
|
#define QSERDES_RX_PHPRE_INITVAL (0x1000 + 0x19c)
|
|
#define QSERDES_RX_DFE_EN_TIMER (0x1000 + 0x1a0)
|
|
#define QSERDES_RX_DFE_CTLE_POST_CAL_OFFSET (0x1000 + 0x1a4)
|
|
#define QSERDES_RX_DCC_CTRL1 (0x1000 + 0x1a8)
|
|
#define QSERDES_RX_DCC_CTRL2 (0x1000 + 0x1ac)
|
|
#define QSERDES_RX_VTH_CODE (0x1000 + 0x1b0)
|
|
#define QSERDES_RX_VTH_MIN_THRESH (0x1000 + 0x1b4)
|
|
#define QSERDES_RX_VTH_MAX_THRESH (0x1000 + 0x1b8)
|
|
#define QSERDES_RX_ALOG_OBSV_BUS_CTRL_1 (0x1000 + 0x1bc)
|
|
#define QSERDES_RX_PI_CTRL1 (0x1000 + 0x1c0)
|
|
#define QSERDES_RX_PI_CTRL2 (0x1000 + 0x1c4)
|
|
#define QSERDES_RX_PI_QUAD (0x1000 + 0x1c8)
|
|
#define QSERDES_RX_IDATA1 (0x1000 + 0x1cc)
|
|
#define QSERDES_RX_IDATA2 (0x1000 + 0x1d0)
|
|
#define QSERDES_RX_AUX_DATA1 (0x1000 + 0x1d4)
|
|
#define QSERDES_RX_AUX_DATA2 (0x1000 + 0x1d8)
|
|
#define QSERDES_RX_RX_SIGDET_AND_CDR_FALSE_LOCK_STATUS (0x1000 + 0x1dc)
|
|
#define QSERDES_RX_ALOG_OBSV_BUS_STATUS_1 (0x1000 + 0x1e0)
|
|
#define QSERDES_RX_SIGDET_CAL_CTRL1 (0x1000 + 0x1e4)
|
|
#define QSERDES_RX_SIGDET_CAL_CTRL2_AND_CDR_LOCK_EDGE (0x1000 + 0x1e8)
|
|
#define QSERDES_RX_CDR_LOCK_ON_EDGE_DURATION (0x1000 + 0x1ec)
|
|
#define QSERDES_RX_CDR_LOCK_ON_EDGE_THRESH (0x1000 + 0x1f0)
|
|
#define QSERDES_RX_RX_ADAPTOR_CNTRL (0x1000 + 0x1f4)
|
|
#define QSERDES_RX_SIGDET_CAL_TRIM (0x1000 + 0x1f8)
|
|
#define QSERDES_RX_CAL_POST_WRAP (0x1000 + 0x1fc)
|
|
|
|
/* Module: USB3_UNI_PHY_PCIE_USB3_UNI_PCS_USB3_PCIE_USB3_UNI_PCS_USB3_PCIE_USB3_UNI_PCS_USB3 */
|
|
#define PCIE_USB3_UNI_PCS_USB3_POWER_STATE_CONFIG1 (0x1200 + 0x0)
|
|
#define PCIE_USB3_UNI_PCS_USB3_AUTONOMOUS_MODE_STATUS (0x1200 + 0x4)
|
|
#define PCIE_USB3_UNI_PCS_USB3_AUTONOMOUS_MODE_CTRL (0x1200 + 0x8)
|
|
#define PCIE_USB3_UNI_PCS_USB3_AUTONOMOUS_MODE_CTRL2 (0x1200 + 0xc)
|
|
#define PCIE_USB3_UNI_PCS_USB3_LFPS_RXTERM_IRQ_SOURCE_STATUS (0x1200 + 0x10)
|
|
#define PCIE_USB3_UNI_PCS_USB3_LFPS_RXTERM_IRQ_CLEAR (0x1200 + 0x14)
|
|
#define PCIE_USB3_UNI_PCS_USB3_LFPS_DET_HIGH_COUNT_VAL (0x1200 + 0x18)
|
|
#define PCIE_USB3_UNI_PCS_USB3_LFPS_TX_ECSTART (0x1200 + 0x1c)
|
|
#define PCIE_USB3_UNI_PCS_USB3_LFPS_PER_TIMER_VAL (0x1200 + 0x20)
|
|
#define PCIE_USB3_UNI_PCS_USB3_LFPS_TX_END_CNT_U3_START (0x1200 + 0x24)
|
|
#define PCIE_USB3_UNI_PCS_USB3_LFPS_CONFIG1 (0x1200 + 0x28)
|
|
#define PCIE_USB3_UNI_PCS_USB3_RXEQTRAINING_LOCK_TIME (0x1200 + 0x2c)
|
|
#define PCIE_USB3_UNI_PCS_USB3_RXEQTRAINING_WAIT_TIME (0x1200 + 0x30)
|
|
#define PCIE_USB3_UNI_PCS_USB3_RXEQTRAINING_CTLE_TIME (0x1200 + 0x34)
|
|
#define PCIE_USB3_UNI_PCS_USB3_RXEQTRAINING_WAIT_TIME_S2 (0x1200 + 0x38)
|
|
#define PCIE_USB3_UNI_PCS_USB3_RXEQTRAINING_DFE_TIME_S2 (0x1200 + 0x3c)
|
|
#define PCIE_USB3_UNI_PCS_USB3_RCVR_DTCT_DLY_U3_L (0x1200 + 0x40)
|
|
#define PCIE_USB3_UNI_PCS_USB3_RCVR_DTCT_DLY_U3_H (0x1200 + 0x44)
|
|
#define PCIE_USB3_UNI_PCS_USB3_ARCVR_DTCT_EN_PERIOD (0x1200 + 0x48)
|
|
#define PCIE_USB3_UNI_PCS_USB3_ARCVR_DTCT_CM_DLY (0x1200 + 0x4c)
|
|
#define PCIE_USB3_UNI_PCS_USB3_TXONESZEROS_RUN_LENGTH (0x1200 + 0x50)
|
|
#define PCIE_USB3_UNI_PCS_USB3_ALFPS_DEGLITCH_VAL (0x1200 + 0x54)
|
|
#define PCIE_USB3_UNI_PCS_USB3_SIGDET_STARTUP_TIMER_VAL (0x1200 + 0x58)
|
|
#define PCIE_USB3_UNI_PCS_USB3_TEST_CONTROL (0x1200 + 0x5c)
|
|
#define PCIE_USB3_UNI_PCS_USB3_RXTERMINATION_DLY_SEL (0x1200 + 0x60)
|
|
#define PCIE_USB3_UNI_PCS_USB3_POWER_STATE_CONFIG2 (0x1200 + 0x64)
|
|
#define PCIE_USB3_UNI_PCS_USB3_POWER_STATE_CONFIG3 (0x1200 + 0x68)
|
|
#define PCIE_USB3_UNI_PCS_USB3_POWER_STATE_CONFIG4 (0x1200 + 0x6c)
|
|
|
|
#endif /* _DT_BINDINGS_PHY_QCOM_4NM_QMP_UNI_USB_H */
|